Texas Instruments lanza la nueva familia SAR ADC

Actualización: 14 de junio de 2021

Texas Instruments lanza la nueva familia SAR ADC

Texas Instruments lanza la nueva familia SAR ADC

Texas Instruments (TI) ha ampliado su cartera de convertidores de datos de alta velocidad con una nueva familia de convertidores analógico-digital (ADC) de registro de aproximación sucesiva (SAR) que permitirán la adquisición de datos de alta precisión en diseños industriales.

Con el mejor rango dinámico de su clase con bajo consumo de energía, la familia ADC3660 incluye ocho ADC SAR en resolución de 14, 16 y 18 bits a velocidades de muestreo que van de 10 a 125 MSPS, lo que ayuda a los diseñadores a mejorar la resolución de la señal y prolongar la vida útil de la batería. y fortalecer la protección del sistema.

En un bucle de control digital de alta velocidad, el ADC actúa en un sistema complejo para responder a cambios rápidos en voltaje o actual para ayudar a prevenir daños costosos a los componentes críticos en los sistemas de administración de energía y es cada vez más importante que el sistema tome decisiones rápidas para prevenir fallas del sistema, lo que requiere una mayor precisión a velocidades más rápidas.

Con la familia ADC3660, los diseñadores de sistemas pueden lograr una latencia ADC de un reloj (8 ns) con el ADC125 de doble canal y 14 MSPS de 3664 bits. La latencia ultrabaja de la familia permite lazos de control digital de alta velocidad en una amplia variedad de sistemas industriales para monitorear y responder con mayor precisión a los picos de voltaje y corriente, aumentando la precisión de la herramienta en aplicaciones como Semiconductores sistemas de fabricación.

Hasta ahora, los ingenieros que diseñaban sistemas industriales tenían que elegir entre un excelente rendimiento acústico y un bajo consumo de energía. La familia ADC3660 elimina esta compensación.

Por ejemplo, el ADC3683 mejora el rendimiento del ruido en aplicaciones de frecuencia de banda estrecha, como radios de defensa portátiles, ofreciendo una relación señal-ruido (SNR) de 84.2 dB y una densidad espectral de ruido de -160 dBFS / Hz mientras mantiene un bajo consumo de energía de 94 mW por canal.

Las altas velocidades de muestreo y las características integradas de la familia ADC3660 ayudan a los diseñadores a reducir la cantidad de componentes en sus sistemas. El ADC3683, por ejemplo, que muestrea cuatro veces más rápido que los dispositivos de la competencia de 18 bits al doble de la densidad del canal, permite el sobremuestreo, una técnica que aleja los armónicos de la señal deseada. Esto permite a los diseñadores reducir la complejidad del filtro antialiasing y el recuento de componentes del sistema hasta en un 75%.

Otras características que reducen la complejidad del diseño incluyen opciones de diezmado en el chip que permiten a los diseñadores eliminar fácilmente ruidos y armónicos no deseados en el sistema y aumentar la SNR y el rango dinámico libre de espurias hasta 15 dB. Estas opciones de diezmado, junto con el óxido metálico complementario semiconductor (CMOS), permite a los diseñadores utilizar estos ADC con procesadores basados ​​en Arm o procesadores de señales digitales en lugar de matrices de puertas programables en campo (FPGA), lo que puede ayudar a reducir el costo del sistema.

Además, un convertidor descendente digital integrado con un oscilador controlado numéricamente complejo reduce la cantidad de recursos del procesador necesarios.