Memori kuasa ultra rendah sureCore membolehkan alat pemakai pintar

Kemas kini: 6 Oktober 2021

Memori kuasa ultra rendah sureCore membolehkan alat pemakai pintar

Memori kuasa ultra rendah sureCore membolehkan alat pemakai pintar

Pasaran untuk elektronik dan earbud yang boleh dipakai berkembang secara mendadak dan kerana semakin banyak ciri yang ditambahkan, maka keperluan untuk kecerdasan bermaksud bahawa pereka diminta untuk menambahkan lebih banyak memori tertanam pada cip yang mengakibatkan peningkatan permintaan daya.

Sebenarnya, dalam beberapa reka bentuk, permintaan kuasa ini dapat menyumbang 50% dari jumlah anggaran daya peranti. Untuk aplikasi bertenaga bateri dengan faktor bentuk yang terhad, ini menimbulkan cabaran besar bagi pasukan reka bentuk untuk membuat produk yang sesuai.

Sebagai tindak balas kepada sureCore ini telah mengembangkan EverOn, sebuah peranti memori berkuasa rendah.

"Peranti memori berkuasa rendah ini dapat menjadikan reka bentuk produk ini dapat dilaksanakan kerana mereka memerlukan kuasa hingga 50% lebih rendah daripada memori 'off-the-rak' standard," jelas Paul Wells, CEO sureCore, pakar memori tertanam. “Penalti kuasa untuk ciri tambahan kini diakui oleh pereka sebagai batasan sebenar untuk peranti generasi akan datang dan, sebagai hasilnya, kami menandatangani banyak perjanjian pelesenan untuk jam tangan pintar, pelacak kecergasan dan earbud. IP SRAM kami adalah silikon yang terbukti dalam proses 'pengecoran terkemuka' yang membolehkan pelanggan meminimumkan kenaikan permintaan tenaga dan mendapatkan masa yang cepat untuk memasarkan. "

Dengan low voltan metodologi reka bentuk menjadi semakin lazim sebagai jalan untuk memotong daya operasi, ini dapat dicapai dengan mengurangkan voltan operasi secara dinamis sesuai dengan tuntutan pemprosesan aplikasi.

Sel logik standard boleh, dengan reka bentuk yang teliti, beroperasi pada julat voltan yang luas, selalunya hampir dengan voltan ambang dekat. Walau bagaimanapun, IP SRAM luar rak hanya boleh beroperasi di sekitar voltan nominal proses. Integrasi keduanya pada cip yang sama bermaksud mempunyai dua rel kuasa yang berbeza dengan litar peralihan tahap, yang menggunakan banyak kuasa, untuk memberikan voltan yang lebih tinggi untuk memori ditambah litar tambahan untuk menangani isyarat yang melintasi antara domain voltan.

Ini menambah kerumitan reka bentuk dan pengesahannya serta menambah harta tanah silikon.

EverOn SRAM IP telah direka khas untuk sistem seperti ini di mana voltan disesuaikan untuk menjimatkan kuasa dengan operasi dari proses operasi voltan nominal hingga voltan pengekalan sel bit yang secara efektif menentukan voltan operasi serendah mungkin.

Dalam proses 40nm terkemuka teknologi, ini bermakna dari 1.21V ke 0.6V tanpa sebarang litar tambahan atau rel kuasa. Oleh itu voltan cip boleh dilaraskan secara dinamik ke atas dan ke bawah seiring dengan keperluan prestasi untuk operasi di tangan untuk menjimatkan kuasa seperti yang diperlukan. Contohnya, ini boleh berubah daripada prestasi tinggi kepada mod prestasi rendah atau malah keadaan pemantauan yang menunggu peristiwa bangun tidur. Ini menjadikan reka bentuk cip lebih mudah. Sebaliknya, melaraskan voltan dalam cip dengan ingatan tradisional adalah jauh lebih kompleks kerana, manakala bahagian logik mudah jatuh, voltan ke memori perlu dikekalkan pada voltan operasi yang lebih tinggi.

IP SRAM di luar rak biasanya dioptimumkan untuk ketumpatan tinggi atau kelajuan tinggi dan bukannya kuasa, dan ini menimbulkan cabaran untuk integrasi dalam voltan berubah, sistem yang dioptimumkan kuasa. EverOn dapat mencapai fleksibiliti voltan operasi dengan penggunaan dipatenkan sureCore SMART-Membantu litar yang merupakan bahagian tidak terpisahkan dari IP sehingga memberikan syarat integrasi dan pengesahan yang lebih mudah. Metodologi ini adalah strategi yang berkesan untuk arkitek untuk memberikan penjimatan kuasa hingga 50% berbanding dengan pendekatan tradisional.

"Mampu menjatuhkan voltan cip dengan mudah dan dinamis adalah kunci untuk menjimatkan tenaga," jelas Tony Stansfield, CTO sureCore, "kerana daya sebanding dengan kuadrat voltan. Contohnya, turun dari 0.9V hingga 0.6V kira-kira separuh kuasa. Pada peranti yang dikendalikan bateri, kuasa rendah adalah yang paling penting sehingga jumlah penjimatan ini dapat menjadi signifikan dalam reka bentuk yang mempunyai banyak memori. Terdapat dorongan berterusan untuk menjadikan peranti ini 'lebih pintar' dengan lebih banyak kecerdasan yang bermaksud peningkatan jumlah memori yang harus menjadi reka bentuk yang sangat kuat untuk membuat anggaran kuasa dan pengiraan kapasiti bateri berfungsi. Memori kuasa ultra rendah EverOn menjadikan generasi seterusnya peranti pintar bertenaga bateri mungkin. "