تحصل FD-SoI FPGAs على واجهة PCIe و LPDDR4

تحديث: 12 أغسطس 2023

وقالت إن MachXO5T-NX ، كما يطلق عليها ، مناسبة "لمجموعة من تصميمات وظائف التحكم لشبكات المؤسسات ، ورؤية الماكينة وإنترنت الأشياء الصناعي".

تم إنشاؤها باستخدام عملية FDSoI الخاصة بالشركة (الصورة الصحيحة) ، والتي يمكن أن تقلل بشكل كبير من الأخطاء اللينة من الإشعاع مقارنة مع CMOS السائبة حيث يوجد حجم أقل من أشباه الموصلات (برتقالي) مع إمكانية الوصول إلى الترانزستورات التي يمكن توليدها في حوامل زائفة ،

يتم تضمين ما يصل إلى 7.2 ميجا بايت من الذاكرة ، وما يصل إلى 55 ميجا بايت من فلاش المستخدم وما يصل إلى 96 ألف خلية منطقية (انظر الجدول أدناه).

هناك ما يصل إلى 291 IO للأغراض العامة "التي تدعم تكوين IO المبكر وتوفر ميزات إضافية مثل 1.25Gbit / s SGMII ، وسحب افتراضي ، ومقبس ساخن ومعدل عدد كبير قابل للبرمجة" ، قال Lattice.

يتم دعم الفولتية المتعددة IO (1 ، 1.2 ، 1.5 ، 1.8 ، 2.5 و 3.3 فولت) وهناك واجهات LVDS و MIPI.

ميزة واجهة PCIe و LPDDR4 على أكبر اثنين (خلية 53k و 96k) من الأجهزة الثلاثة المعلن عنها.

لحماية الملكية الفكرية ، يوجد تمهيد متعدد بتشفير تدفق البت (AES256) ومصادقة (ECC256).

العبوة 17 × 17 مم بخطوة 0.8 مم ، وهناك خيار 14 × 14 مم للإصدار الأصغر (25 ك خلية).

MachXO5-NX MachXO5T-NX
جهاز لفمكسو5-25 LFMXO5-55T LFMXO5-100T
الخلايا المنطقية 25k 53k 96k
كتل الذاكرة المضمنة 80 (× 18 كيلو بت) 166 208
ذاكرة مدمجة 1440 كيلو بايت 2988 3744
الكبش الموزع 184 كيلو بايت 320 639
كتل ذاكرة كبيرة 1 5 7
بت ذاكرة كبيرة 512 كيلو بايت 2560 3584
18 × 18 مضاعفات 20 146 156
كتل ADC 2 2 2
مذبذب 450 ميجا هرتز 1 1 1
مذبذب 128 كيلو هرتز 1 1 1
PCIe Gen2 Hard IP 0 1 1
جي بي إل 2 4 4
فلاش المستخدم (بدون تهيئة) 15Mbit 79 79

تختلف مصادر الشبكة في بعض الأرقام المستخدمة في المقالة والجدول أعلاه (جارٍ التحقق من صحة الحقائق) ، لذا تحقق منها بنفسك إذا كانت مهمة بالنسبة لك.

عرض المزيد : وحدات IGBT | شاشات الكريستال السائل | مكونات إلكترونية