MachXO5T-NX, wie sie genannt werden, eignen sich für „eine Reihe von Steuerungsfunktionsdesigns für Unternehmensnetzwerke, maschinelles Sehen und industrielles IoT“, hieß es.
Bis zu 7.2 Mbit Speicher sind enthalten, bis zu 55 Mbit Benutzer-Flash und bis zu 96 Logikzellen (siehe Tabelle unten).
Es gibt bis zu 291 Allzweck-IOs, „die eine frühe IO-Konfiguration unterstützen und zusätzliche Funktionen wie 1.25 Gbit/s SGMII, Standard-Pulldown, Hot-Socketing und programmierbare Anstiegsgeschwindigkeit bieten“, sagte Lattice.
Es werden mehrere IO-Spannungen unterstützt (1, 1.2, 1.5, 1.8, 2.5 und 3.3 V) und es gibt LVDS- und MIPI-Schnittstellen.
PCIe- und LPDDR4-Schnittstellen sind auf den beiden größeren (53k- und 96k-Zellen) der drei angekündigten Geräte vorhanden.
Zum Schutz des geistigen Eigentums gibt es Multi-Boot mit Bitstromverschlüsselung (AES256) und Authentifizierung (ECC256).
Die Verpackung beträgt 17 x 17 mm mit 0.8 mm Abstand, und es gibt eine 14 x 14 mm-Option für die kleinere Version (25 Zellen).
MachXO5-NX | MachXO5T-NX | ||
---|---|---|---|
Gerät | LFMXO5-25 | LFMXO5-55T | LFMXO5-100T |
Logikzellen | 25K | 53K | 96K |
eingebettete Speicherblöcke | 80 (x18kbit) | 166 | 208 |
Eingebetteter Speicher | 1440 kbit | 2988 | 3744 |
Verteilter Widder | 184 kbit | 320 | 639 |
Große Speicherblöcke | 1 | 5 | 7 |
Große Speicherbits | 512 kbit | 2560 | 3584 |
18×18 Multiplikatoren | 20 | 146 | 156 |
ADC-Blöcke | 2 | 2 | 2 |
450-MHz-Oszillator | 1 | 1 | 1 |
128-kHz-Oszillator | 1 | 1 | 1 |
PCIe Gen2 harte IP | 0 | 1 | 1 |
GPLL | 2 | 4 | 4 |
User-Flash (ohne Initialisierung) | 15Mbit | 79 | 79 |
Gitterquellen variieren bei einigen der Zahlen, die im obigen Artikel und in der obigen Tabelle verwendet werden (Faktenprüfung ist im Gange), also überprüfen Sie sie selbst, ob sie für Sie wichtig sind.
Mehr sehen : IGBT-Module | LCD-Displays | Elektronische Komponenten