MachXO5T-NX, come vengono chiamati, sono adatti a "una serie di progetti di funzioni di controllo per reti aziendali, visione artificiale e IoT industriale", ha affermato.
Sono inclusi fino a 7.2 Mbit di memoria, fino a 55 Mbit di flash utente e fino a 96k celle logiche (vedere la tabella di seguito).
Esistono fino a 291 IO per uso generico "che supportano la configurazione IO iniziale e forniscono funzionalità aggiuntive come SGMII da 1.25 Gbit/s, pull-down predefinito, hot-socketing e velocità di variazione programmabile", ha affermato Lattice.
Sono supportate più tensioni IO (1, 1.2, 1.5, 1.8, 2.5 e 3.3V) e sono disponibili interfacce LVDS e MIPI.
Funzionalità di interfacciamento PCIe e LPDDR4 sui due più grandi (cella 53k e 96k) dei tre dispositivi annunciati.
Per la protezione della proprietà intellettuale, è disponibile il multi-boot con crittografia bitstream (AES256) e autenticazione (ECC256).
L'imballaggio è di 17 x 17 mm con passo di 0.8 mm e c'è un'opzione di 14 x 14 mm per la versione più piccola (25k celle).
MachXO5-NX | MachXO5T-NX | ||
---|---|---|---|
Dispositivo | LFMXO5-25 | LFMXO5-55T | LFMXO5-100T |
Celle logiche | 25k | 53k | 96k |
blocchi di memoria integrati | 80 (x18kbit) | 166 | 208 |
Memoria incorporata | 1440 kbit | 2988 | 3744 |
Ram distribuito | 184 kbit | 320 | 639 |
Grandi blocchi di memoria | 1 | 5 | 7 |
Grandi bit di memoria | 512 kbit | 2560 | 3584 |
Moltiplicatori 18×18 | 20 | 146 | 156 |
Blocchi ADC | 2 | 2 | 2 |
Oscillatore 450MHz | 1 | 1 | 1 |
Oscillatore 128kHz | 1 | 1 | 1 |
IP rigido PCIe Gen2 | 0 | 1 | 1 |
GPLL | 2 | 4 | 4 |
Flash utente (senza inizializzazione) | 15Mbit | 79 | 79 |
Le fonti del reticolo variano su alcuni dei numeri utilizzati nell'articolo e nella tabella di cui sopra (la verifica dei fatti è in corso), quindi controllali tu stesso se sono importanti per te.
Vedi di più: Moduli IGBT | display LCD | Componenti elettronici