Aldec proporciona un acceso más fácil a la creación de prototipos ASIC y SoC basados ​​en FPGA

Actualización: 4 de junio de 2021

Aldec proporciona un acceso más fácil a FPGAcreación de prototipos ASIC y SoC basados ​​en

Aldec proporciona un acceso más fácil a la creación de prototipos ASIC y SoC basados ​​en FPGA

Aldec ha lanzado HES-DVM Proto 'Cloud Edition', lo que brinda a los ingenieros un acceso más fácil a la creación de prototipos ASIC y SoC basados ​​en FPGA.

Disponible a través de Amazon Web Service (AWS), el HES-DVM Proto CE se puede utilizar para la creación de prototipos basados ​​en FPGA de diseños de SoC / ASIC y se centra en la partición de diseño automatizada para reducir el tiempo de activación cuando se necesitan hasta cuatro FPGA para acomodar un diseño.

HES-DVM Proto CE se puede utilizar con placas de prototipos de pre-silicio HES de Aldec, placas de terceros o plataformas que los usuarios hayan desarrollado internamente, por lo que se puede utilizar en proyectos con fases cortas de creación de prototipos. Alternativamente, para las empresas que trabajan en varios proyectos, HES-DVM Proto CE puede evaluar HES-DVM antes de comprometerse a invertir en la versión con licencia tradicional.

Según Zibi Zalewski, director general de la división de hardware de Aldec, los SoC actuales están diseñados para cumplir con muchos requisitos de tipo ASIC, como la eficiencia energética, la distribución de reloj, la compuerta y la arquitectura de bus jerárquico para garantizar el máximo rendimiento, evitar interbloqueos y minimizar los picos de demanda de energía.

"Cumplir con todos estos requisitos de ASIC requiere una arquitectura y jerarquía de diseño que rara vez se adapta fácilmente a una plataforma de creación de prototipos basada en FPGA debido a la forma en que se deben asignar los recursos y realizar las interconexiones", explicó. “Se debe evitar cambiar la jerarquía del diseño en aras de la etapa de creación de prototipos, por lo que es importante tener una herramienta que cree automáticamente particiones equilibradas: seleccionar y colocar módulo instancias en toda la jerarquía de diseño original. La herramienta también debería proporcionar un buen grado de controlabilidad y análisis avanzado para cronometrar rutas críticas o evaluar esquemas de partición FPGA alternativos y su impacto en las interconexiones”.

De igual importancia, explicó Zalewski, es el manejo automático de conexiones de E / S con serializadores basados ​​en LVDS para resolver problemas causados ​​por un número limitado de E / S FPGA.

HES-DVM Proto CE se entrega como un entorno AWS AMI listo para usar con software de partición DVM y el motor de síntesis rápida SyntHESer de Aldec. Los usuarios solo tienen que copiar el código fuente de diseño RTL y pueden comenzar a particionar inmediatamente, evitando problemas típicos de mantenimiento de software o de TI. Amazon AWS garantiza el más alto nivel de seguridad y el estricto proceso de calificación de la AMI para AWS Marketplace.

HES-DVM Proto CE se puede utilizar para prototipos que contienen hasta cuatro FPGA Xilinx, presentes en placas de creación de prototipos estándar como Aldec HES, placas FPGA de terceros o incluso desarrolladas internamente que se fabrican a medida para un proyecto determinado. y proporcionar funciones que no están disponibles en plataformas comerciales. Si una revisión posterior del proyecto crece y requiere más de cuatro particiones, existe una ruta de migración perfecta a la versión local (licencia estándar) de HES-DVM, que puede admitir cualquier número de FPGA.