Aldec bietet einfacheren Zugang zum FPGA-basierten ASIC- und SoC-Prototyping

Update: 4. Juni 2021

Aldec bietet einen einfacheren Zugang zu FPGA-basiertes ASIC- und SoC-Prototyping

Aldec bietet einfacheren Zugang zum FPGA-basierten ASIC- und SoC-Prototyping

Aldec hat die HES-DVM Proto 'Cloud Edition' auf den Markt gebracht, die Ingenieuren einen einfacheren Zugang zum FPGA-basierten ASIC- und SoC-Prototyping ermöglicht.

Der über Amazon Web Service (AWS) verfügbare HES-DVM Proto CE kann für das FPGA-basierte Prototyping von SoC/ASIC-Designs verwendet werden und konzentriert sich auf die automatisierte Designpartitionierung, um die Bereitstellungszeit zu verkürzen, wenn bis zu vier FPGAs benötigt werden einen Entwurf aufnehmen.

HES-DVM Proto CE kann mit den HES-Pre-Silicon-Prototyping-Boards von Aldec, Boards von Drittanbietern oder Plattformen verwendet werden, die von Benutzern möglicherweise intern entwickelt wurden, sodass es in Projekten mit kurzen Prototyping-Phasen verwendet werden kann. Alternativ kann HES-DVM Proto CE für Unternehmen, die an mehreren Projekten arbeiten, HES-DVM evaluieren, bevor sie sich zur Investition in die traditionelle lizenzierte Version verpflichten.

Laut Zibi Zalewski, General Manager der Hardware Division von Aldec, sind aktuelle SoCs so konzipiert, dass sie viele Anforderungen des ASIC-Typs erfüllen, wie z.

„Die Erfüllung dieser vielen ASIC-Anforderungen erfordert eine Designarchitektur und -hierarchie, die aufgrund der Art und Weise, wie Ressourcen zugewiesen und Verbindungen hergestellt werden müssen, selten problemlos in eine FPGA-basierte Prototyping-Plattform passt“, erklärte er. „Eine Änderung der Designhierarchie für die Prototyping-Phase soll vermieden werden. Daher ist es wichtig, über ein Tool zu verfügen, das automatisch ausgewogene Partitionen erstellt – Picking und Placement Modulen Instanzen in der ursprünglichen Designhierarchie. Das Tool sollte außerdem ein hohes Maß an Steuerbarkeit und erweiterte Analysen für das Timing kritischer Pfade oder die Bewertung alternativer FPGA-Partitionierungsschemata und deren Auswirkungen auf Verbindungen bieten.“

Ebenso wichtig, erklärte Zalewski, sei die automatische Handhabung von I/O-Verbindungen mit LVDS-basierten Serializern, um Probleme zu beheben, die durch eine begrenzte Anzahl von FPGA-I/Os verursacht werden.

HES-DVM Proto CE wird als einsatzbereite AWS AMI-Umgebung mit DVM-Partitionierungssoftware und Aldecs SyntHESer Fast-Synthese-Engine geliefert. Benutzer müssen nur den Design-RTL-Quellcode kopieren und können sofort mit der Partitionierung beginnen, wodurch typische IT- oder Softwarewartungsprobleme vermieden werden. Das höchste Sicherheitsniveau wird durch Amazon AWS und das strenge Verfahren zur Qualifizierung des AMI für den AWS Marketplace gewährleistet.

HES-DVM Proto CE kann für Prototypen mit bis zu vier Xilinx-FPGAs verwendet werden – vorhanden auf handelsüblichen Prototyping-Boards wie Aldec HES, Drittanbieter- oder sogar selbstentwickelten FPGA-Boards, die für ein bestimmtes Projekt maßgeschneidert sind und bieten Funktionen, die auf kommerziellen Plattformen nicht verfügbar sind. Wenn eine nachfolgende Überarbeitung des Projekts wächst und mehr als vier Partitionen benötigt, gibt es einen nahtlosen Migrationspfad zur lokalen (standardmäßig lizenzierten) Version von HES-DVM, die eine beliebige Anzahl von FPGAs unterstützen kann.