Aldec обеспечивает более легкий доступ к прототипированию ASIC и SoC на базе FPGA

Обновление: 4 июня 2021 г.

Aldec обеспечивает более легкий доступ к FPGA / ПРОГРАММИРУЕМАЯ ПОЛЬЗОВАТЕЛЕМ ВЕНТИЛЬНАЯ МАТРИЦАпрототипирование ASIC и SoC

Aldec обеспечивает более легкий доступ к прототипированию ASIC и SoC на базе FPGA

Компания Aldec выпустила «Cloud Edition» HES-DVM Proto, предоставляя инженерам более легкий доступ к прототипированию ASIC и SoC на основе FPGA.

Доступный через Amazon Web Service (AWS), HES-DVM Proto CE может использоваться для создания прототипов SoC / ASIC на основе FPGA и ориентирован на автоматическое разбиение проекта на разделы, чтобы сократить время запуска, когда требуется до четырех FPGA. приспособить дизайн.

HES-DVM Proto CE можно использовать с платами для предварительного создания прототипов HES от Aldec, платами сторонних производителей или платформами, разработанными пользователями внутри компании, поэтому его можно использовать в проектах с короткими фазами прототипирования. В качестве альтернативы, для компаний, работающих над несколькими проектами, HES-DVM Proto CE может оценить HES-DVM, прежде чем вкладывать средства в традиционную лицензионную версию.

По словам Зиби Залевски, генерального менеджера подразделения оборудования Aldec, существующие SoC разработаны с учетом многих требований типа ASIC, таких как энергоэффективность, распределение тактовых импульсов, стробирование и архитектура иерархической шины, чтобы обеспечить высочайшую производительность, избежать взаимоблокировок и минимизировать пики энергопотребления.

«Для удовлетворения этих многочисленных требований ASIC требуется архитектура и иерархия проектирования, которые редко легко вписываются в платформу прототипирования на основе FPGA из-за способа распределения ресурсов и создания взаимосвязей», — пояснил он. «Следует избегать изменения иерархии дизайна ради этапа прототипирования, поэтому важно иметь инструмент, который будет автоматически создавать сбалансированные разделы – выбирать и размещать модуль экземпляры в исходной иерархии дизайна. Инструмент также должен обеспечивать высокий уровень управляемости и расширенный анализ для определения времени критических путей или оценки альтернативных схем разделения FPGA и их влияния на соединения».

Не менее важно, пояснил Залевски, автоматическая обработка соединений ввода-вывода с помощью сериализаторов на основе LVDS для решения проблем, вызванных ограниченным количеством операций ввода-вывода FPGA.

HES-DVM Proto CE поставляется в виде готовой к использованию среды AWS AMI с программным обеспечением для разбиения на разделы DVM и механизмом быстрого синтеза SyntHESer от Aldec. Пользователям нужно только скопировать исходный код RTL проекта и сразу же начать разбиение, избегая типичных проблем ИТ или обслуживания программного обеспечения. Amazon AWS обеспечивает высочайший уровень безопасности и строгий процесс квалификации AMI для AWS Marketplace.

HES-DVM Proto CE может использоваться для прототипов, содержащих до четырех ПЛИС Xilinx - присутствующих на готовых макетных платах, таких как Aldec HES, сторонних или даже собственных платах FPGA, которые изготавливаются на заказ для конкретного проекта. и предоставлять функции, недоступные на коммерческих платформах. Если последующая версия проекта расширяется и требует более четырех разделов, существует простой путь миграции к локальной (стандартной лицензированной) версии HES-DVM, которая может поддерживать любое количество ПЛИС.