Aldec menyediakan akses yang lebih mudah ke prototyping ASIC & SoC berbasis FPGA

Pembaruan: 4 Juni 2021

Aldec menyediakan akses yang lebih mudah ke FPGA-prototipe ASIC & SoC berbasis

Aldec menyediakan akses yang lebih mudah ke prototyping ASIC & SoC berbasis FPGA

Aldec telah meluncurkan 'Edisi Cloud' HES-DVM Proto, memberikan para insinyur akses lebih mudah ke ASIC dan prototyping SoC berbasis FPGA.

Tersedia melalui Amazon Web Service (AWS), HES-DVM Proto CE dapat digunakan untuk pembuatan prototipe desain SoC/ASIC berbasis FPGA dan memiliki fokus pada partisi desain otomatis untuk mengurangi waktu pengaktifan saat hingga empat FPGA diperlukan untuk menampung sebuah desain.

HES-DVM Proto CE dapat digunakan dengan papan prototipe pra-silikon HES Aldec, papan pihak ketiga atau platform yang mungkin telah dikembangkan pengguna sendiri, sehingga dapat digunakan pada proyek dengan fase pembuatan prototipe pendek. Atau, untuk perusahaan yang mengerjakan banyak proyek, HES-DVM Proto CE dapat mengevaluasi HES-DVM sebelum berkomitmen untuk berinvestasi dalam versi berlisensi tradisional.

Menurut Zibi Zalewski, Manajer Umum Divisi Perangkat Keras Aldec, SoC saat ini dirancang untuk memenuhi banyak persyaratan jenis ASIC, seperti efisiensi daya, distribusi jam, gating, dan arsitektur bus hierarkis untuk memastikan kinerja tertinggi, menghindari kebuntuan, dan meminimalkan puncak permintaan daya.

“Memenuhi banyak persyaratan ASIC ini memerlukan arsitektur desain dan hierarki yang jarang cocok dengan platform prototipe berbasis FPGA karena cara sumber daya perlu dialokasikan dan interkoneksi dibuat,” jelasnya. “Mengubah hierarki desain demi tahap pembuatan prototipe harus dihindari, jadi penting untuk memiliki alat yang secara otomatis akan menciptakan partisi yang seimbang – pengambilan dan penempatan modul contoh di seluruh hierarki desain asli. Alat ini juga harus memberikan tingkat pengendalian yang baik dan analisis tingkat lanjut untuk menentukan waktu jalur kritis atau mengevaluasi skema partisi FPGA alternatif dan dampaknya terhadap interkoneksi.”

Sama pentingnya, jelas Zalewski, adalah penanganan otomatis koneksi I/O dengan serializer berbasis LVDS untuk menyelesaikan masalah yang disebabkan oleh jumlah I/O FPGA yang terbatas.

HES-DVM Proto CE dikirimkan sebagai lingkungan siap pakai AWS AMI dengan perangkat lunak partisi DVM dan mesin sintesis cepat SyntHESer dari Aldec. Pengguna hanya perlu menyalin kode sumber RTL desain dan dapat segera mulai mempartisi, menghindari masalah pemeliharaan perangkat lunak atau TI yang khas. Tingkat keamanan tertinggi dijamin oleh Amazon AWS dan proses ketat kualifikasi AMI untuk AWS Marketplace.

HES-DVM Proto CE dapat digunakan untuk prototipe yang berisi hingga empat Xilinx FPGA – hadir di papan prototipe seperti Aldec HES, pihak ketiga atau bahkan papan FPGA yang dikembangkan sendiri yang dibuat khusus untuk proyek tertentu dan menyediakan fitur yang tidak tersedia di platform komersial. Jika revisi berikutnya dari proyek bertambah dan memerlukan lebih dari empat partisi, ada jalur migrasi yang mulus ke versi HES-DVM lokal (berlisensi standar), yang dapat mendukung sejumlah FPGA.