Synopsys presenta las soluciones ARC DSP IP para SoC integrados

Actualización: 21 de septiembre de 2021

Synopsys presenta las soluciones ARC DSP IP para SoC integrados

Synopsys presenta las soluciones ARC DSP IP para SoC integrados

Synopsys está ampliando su cartera de procesadores IP DesignWare ARC con nuevos procesadores ARC VPX128 de 2 bits y ARC VPX256 DSP de 3 bits.

Con la intención de abordar la gama más amplia de demandas de potencia, rendimiento y área (PPA) de las aplicaciones integradas y basadas en la misma arquitectura VLIW / SIMD que el procesador DSP ARC VPX512 de 5 bits de mayor rendimiento de la compañía, estas adiciones pueden ofrecer hasta dos -Tercios de menor potencia y superficie.

La familia ARC VPX DSP IP ahora ofrece una mayor flexibilidad para que los diseñadores optimicen sus diseños en función de los requisitos de potencia, rendimiento y área (PPA) de cargas de trabajo integradas, como fusión de sensores IoT, procesamiento de radar y LiDAR, control de motor, reconocimiento de voz / voz, procesamiento de lenguaje natural y otras aplicaciones de inteligencia artificial de vanguardia.

“Los dispositivos habilitados para IA tienen una necesidad cada vez mayor de procesadores especializados que puedan manejar una variedad de cargas de trabajo de aprendizaje automático y DSP con un alto grado de eficiencia energética”, dijo CL Chen, director de operaciones de Neuchips, una empresa emergente de soluciones informáticas de dominio de IA en Taiwán. "Al expandir la familia de procesadores ARC VPX para admitir una variedad de longitudes de vector, Synopsys permite a los diseñadores que se dirigen a un conjunto más amplio de aplicaciones implementar el procesamiento de señales de alto rendimiento en sus diseños".

Los procesadores ARC VPX2 y VPX3 DSP están disponibles en configuraciones de uno o dos núcleos para abordar una amplia gama de requisitos de aplicación. Cada núcleo VPX contiene una unidad de ejecución escalar y varias unidades vectoriales que admiten cálculos SIMD de 8, 16 y 32 bits.

Los DSP de VPX admiten formatos de punto flotante de precisión media, simple y doble, y en cada núcleo de VPX hay disponibles hasta tres canalizaciones de punto flotante. T

Según Synopsys, la aceleración de hardware única para funciones matemáticas especiales utilizadas en funciones de álgebra lineal y no lineal ofrece resultados de alta precisión.

Los DSP de VPX incluyen mejoras en la arquitectura del conjunto de instrucciones (ISA) y el ancho de banda de carga / almacenamiento para ofrecer hasta el doble de rendimiento que las ofertas existentes para funciones DSP comunes, como las transformadas rápidas de Fourier (FFT).

Además, los ARC VPX2FS y VPX3FS de seguridad mejorada integran características de seguridad de hardware que incluyen protección con código de corrección de errores (ECC) para memorias e interfaces, monitores de seguridad y mecanismos de bloqueo que ayudan a los diseñadores a alcanzar los niveles más estrictos de ISO 26262 ASIL B, ASIL C y Cumplimiento de seguridad funcional ASIL D.

Al igual que con otros procesadores Synopsys ARC, los procesadores VPX2 y VPX3 son compatibles con Synopsys ARC MetaWare Development Toolkit, que proporciona un modelo de programación de software agnóstico de longitud vectorial específicamente optimizado para la arquitectura de hardware VPX.