Synopsys revela soluções ARC DSP IP para SoCs incorporados

Atualização: 21 de setembro de 2021

Synopsys revela soluções ARC DSP IP para SoCs incorporados

Synopsys revela soluções ARC DSP IP para SoCs incorporados

A Synopsys está expandindo seu portfólio DesignWare ARC Processor IP com os novos processadores ARC VPX128 de 2 bits e ARC VPX256 DSP de 3 bits.

Destinadas a atender a uma gama mais ampla de demandas de energia, desempenho e área (PPA) de aplicativos incorporados e com base na mesma arquitetura VLIW / SIMD do processador DSP ARC VPX512 de 5 bits de maior desempenho da empresa, essas adições são capazes de fornecer até dois -terceiros reduzem a potência e a área.

A família ARC VPX DSP IP agora oferece maior flexibilidade para que os designers otimizem seus projetos com base nos requisitos de potência, desempenho e área (PPA) de cargas de trabalho incorporadas, como fusão de sensores IoT, processamento de radar e LiDAR, controle de motor, reconhecimento de voz / fala, processamento de linguagem natural e outros aplicativos de IA de ponta.

“Dispositivos habilitados para IA têm uma necessidade crescente de processadores especializados que possam lidar com uma variedade de cargas de trabalho de DSP e aprendizado de máquina com um alto grau de eficiência energética”, disse CL Chen, COO da Neuchips, uma startup de soluções de computação específicas de domínio de IA em Taiwan. “Ao expandir a família de processadores ARC VPX para suportar uma variedade de comprimentos de vetor, a Synopsys permite que os designers que almejam um conjunto mais amplo de aplicativos para implementar o processamento de sinal de alto desempenho em seus projetos.”

Os processadores ARC VPX2 e VPX3 DSP estão disponíveis em configurações de núcleo único ou dual para atender a uma ampla gama de requisitos de aplicação. Cada núcleo VPX contém uma unidade de execução escalar e várias unidades de vetor que suportam cálculos SIMD de 8, 16 e 32 bits.

Os VPX DSPs suportam formatos de ponto flutuante de precisão de meia, única e dupla, e até três pipelines de ponto flutuante estão disponíveis em cada núcleo VPX. T

De acordo com a Synopsys, a aceleração de hardware exclusiva para funções matemáticas especiais usadas em funções de álgebra linear e não linear oferece resultados de alta precisão.

Os VPX DSPs incluem aprimoramentos na arquitetura do conjunto de instruções (ISA) e largura de banda de carga / armazenamento para oferecer até duas vezes o desempenho das ofertas existentes para funções DSP comuns, como transformadas rápidas de Fourier (FFTs).

Além disso, os ARC VPX2FS e VPX3FS com segurança aprimorada integram recursos de segurança de hardware, incluindo proteção de código de correção de erro (ECC) para memórias e interfaces, monitores de segurança e mecanismos de bloqueio que ajudam os designers a atingir os níveis mais rigorosos de ISO 26262 ASIL B, ASIL C e Conformidade de segurança funcional ASIL D.

Como com outros processadores Synopsys ARC, os processadores VPX2 e VPX3 são suportados pelo Synopsys ARC MetaWare Development Toolkit, que fornece um modelo de programação de software independente de comprimento de vetor especificamente otimizado para a arquitetura de hardware VPX.