Synopsys представляет IP-решения ARC DSP для встраиваемых систем на кристалле

Обновление: 21 сентября 2021 г.

Synopsys представляет IP-решения ARC DSP для встраиваемых систем на кристалле

Synopsys представляет IP-решения ARC DSP для встраиваемых систем на кристалле

Synopsys расширяет свой портфель IP-процессоров DesignWare ARC новыми 128-битными процессорами ARC VPX2 и 256-битным ARC VPX3 DSP.

Эти дополнения предназначены для удовлетворения более широкого диапазона требований встроенных приложений к мощности, производительности и площади (PPA) и основаны на той же архитектуре VLIW / SIMD, что и более производительный 512-битный процессор ARC VPX5 DSP компании. на треть меньше мощности и площади.

Семейство ARC VPX DSP IP теперь предоставляет разработчикам большую гибкость для оптимизации своих проектов на основе требований к мощности, производительности и площади (PPA) встроенных рабочих нагрузок, таких как объединение датчиков IoT, обработка радаров и LiDAR, управление двигателем, распознавание голоса / речи, обработка естественного языка и другие периферийные приложения ИИ.

«Устройства с поддержкой ИИ испытывают растущую потребность в специализированных процессорах, которые могут обрабатывать различные рабочие нагрузки DSP и машинного обучения с высокой степенью энергоэффективности», - сказал CL Chen, главный операционный директор Neuchips, стартапа по вычислительным решениям для области ИИ на Тайване. «Расширяя семейство процессоров ARC VPX для поддержки диапазона векторной длины, Synopsys позволяет разработчикам, ориентированным на более широкий набор приложений, реализовать в своих проектах высокопроизводительную обработку сигналов».

Процессоры ARC VPX2 и VPX3 DSP доступны в одно- или двухъядерных конфигурациях для удовлетворения широкого спектра требований приложений. Каждое ядро ​​VPX содержит скалярный исполнительный модуль и несколько векторных модулей, которые поддерживают 8-битные, 16-битные и 32-битные вычисления SIMD.

Процессоры VPX DSP поддерживают форматы с плавающей запятой половинной, одинарной и двойной точности, и в каждом ядре VPX доступно до трех конвейеров с плавающей запятой. Т

Согласно Synopsys, уникальное аппаратное ускорение для специальных математических функций, используемых в функциях линейной и нелинейной алгебры, обеспечивает получение результатов с высокой точностью.

VPX DSP включают усовершенствования в архитектуру набора команд (ISA) и пропускную способность загрузки / сохранения, чтобы обеспечить вдвое большую производительность по сравнению с существующими предложениями для общих функций DSP, таких как быстрое преобразование Фурье (FFT).

Кроме того, улучшенные с точки зрения безопасности ARC VPX2FS и VPX3FS объединяют функции аппаратной безопасности, включая защиту кода коррекции ошибок (ECC) для памяти и интерфейсов, мониторы безопасности и механизмы блокировки, которые помогают разработчикам достичь самых строгих уровней ASIL B, ASIL C и Соответствие функциональной безопасности ASIL D.

Как и другие процессоры Synopsys ARC, процессоры VPX2 и VPX3 поддерживаются набором Synopsys ARC MetaWare Development Toolkit, который обеспечивает программную модель программирования, не зависящую от длины вектора, специально оптимизированную для аппаратной архитектуры VPX.