Synopsys tiết lộ các giải pháp ARC DSP IP cho các SoC nhúng

Cập nhật: ngày 21 tháng 2021 năm XNUMX

Synopsys tiết lộ các giải pháp ARC DSP IP cho các SoC nhúng

Synopsys tiết lộ các giải pháp ARC DSP IP cho các SoC nhúng

Synopsys đang mở rộng danh mục IP Bộ xử lý DesignWare ARC của mình với các bộ xử lý ARC VPX128 2-bit và ARC VPX256 DSP 3-bit mới.

Nhằm đáp ứng nhu cầu về nguồn, hiệu suất và diện tích (PPA) rộng hơn của các ứng dụng nhúng và dựa trên cùng một kiến ​​trúc VLIW / SIMD như bộ xử lý 512-bit ARC VPX5 DSP hiệu suất cao hơn của công ty, những bổ sung này có thể cung cấp tối đa hai -thứ ba công suất và diện tích thấp hơn.

Dòng ARC VPX DSP IP hiện cung cấp tính linh hoạt cao hơn cho các nhà thiết kế để tối ưu hóa thiết kế của họ dựa trên các yêu cầu về công suất, hiệu suất và diện tích (PPA) của khối lượng công việc nhúng như kết hợp cảm biến IoT, xử lý radar và LiDAR, điều khiển động cơ, nhận dạng giọng nói / giọng nói, xử lý ngôn ngữ tự nhiên và các ứng dụng AI tiên tiến khác.

CL Chen, COO tại Neuchips, một công ty khởi nghiệp về giải pháp máy tính cụ thể trong lĩnh vực AI ở Đài Loan, cho biết: “Các thiết bị hỗ trợ AI ngày càng có nhu cầu cao đối với các bộ xử lý chuyên biệt có thể xử lý nhiều khối lượng công việc DSP và học máy với mức độ hiệu quả năng lượng cao. “Bằng cách mở rộng dòng bộ xử lý ARC VPX để hỗ trợ một loạt các độ dài vectơ, Synopsys cho phép các nhà thiết kế nhắm mục tiêu đến một nhóm ứng dụng rộng hơn để thực hiện xử lý tín hiệu hiệu suất cao trong thiết kế của họ.”

Bộ xử lý ARC VPX2 và VPX3 DSP có sẵn trong các cấu hình lõi đơn hoặc lõi kép để đáp ứng nhiều yêu cầu ứng dụng. Mỗi lõi VPX chứa một đơn vị thực thi vô hướng và nhiều đơn vị vectơ hỗ trợ tính toán SIMD 8 bit, 16 bit và 32 bit.

VPX DSP hỗ trợ các định dạng dấu chấm động chính xác nửa, đơn và kép, và tối đa ba đường ống dấu phẩy động có sẵn trong mỗi lõi VPX. NS

Theo Synopsys, khả năng tăng tốc phần cứng duy nhất cho các hàm toán học đặc biệt được sử dụng trong các hàm đại số tuyến tính và phi tuyến tính mang lại kết quả có độ chính xác cao.

VPX DSP bao gồm các cải tiến đối với kiến ​​trúc tập lệnh (ISA) và băng thông tải / lưu trữ để mang lại hiệu suất gấp đôi so với các dịch vụ hiện có cho các chức năng DSP thông thường, chẳng hạn như biến đổi Fourier nhanh (FFT).

Ngoài ra, ARC VPX2FS và VPX3FS được tăng cường an toàn tích hợp các tính năng an toàn phần cứng bao gồm bảo vệ mã sửa lỗi (ECC) cho bộ nhớ và giao diện, màn hình an toàn và cơ chế khóa giúp các nhà thiết kế đạt được các mức nghiêm ngặt nhất của ISO 26262 ASIL B, ASIL C và ASIL D tuân thủ an toàn chức năng.

Cũng như với các bộ xử lý ARC Synopsys khác, bộ xử lý VPX2 và VPX3 được hỗ trợ bởi Bộ công cụ phát triển MetaWare của Synopsys ARC, cung cấp mô hình lập trình phần mềm bất khả tri độ dài vectơ được tối ưu hóa đặc biệt cho kiến ​​trúc phần cứng VPX.