Synopsys melancarkan penyelesaian IP ARC DSP untuk SoC terbenam

Kemas kini: 21 September 2021

Synopsys melancarkan penyelesaian IP ARC DSP untuk SoC terbenam

Synopsys melancarkan penyelesaian IP ARC DSP untuk SoC terbenam

Synopsys memperluas portfolio IP DesignWare ARC Processor dengan pemproses ARC VPX128 2-bit dan ARC VPX256 3-bit baru.

Ditujukan untuk menangani permintaan daya, prestasi dan kawasan (PPA) yang lebih luas dari aplikasi tertanam dan berdasarkan seni bina VLIW / SIMD yang sama dengan pemproses ARSP VPX512 DSP 5-bit prestasi tinggi syarikat, penambahan ini dapat memberikan hingga dua -mempunyai daya dan kawasan yang lebih rendah.

Keluarga ARC VPX DSP IP kini memberikan fleksibiliti yang lebih besar bagi pereka untuk mengoptimumkan reka bentuk mereka berdasarkan kehendak kuasa, prestasi dan kawasan (PPA) beban kerja tertanam seperti pelekapan sensor IoT, pemprosesan radar dan LiDAR, kawalan mesin, pengenalan suara / ucapan, pemprosesan bahasa semula jadi dan aplikasi AI canggih yang lain.

"Peranti berkemampuan AI mempunyai keperluan yang semakin meningkat untuk pemproses khusus yang dapat menangani berbagai beban kerja DSP dan pembelajaran mesin dengan tahap kecekapan tenaga yang tinggi," kata CL Chen, COO di Neuchips, sebuah permulaan penyelesaian komputasi domain AI di Taiwan. "Dengan memperluas keluarga pemproses ARC VPX untuk mendukung berbagai panjang vektor, Sinopsis memungkinkan pereka menargetkan sekumpulan aplikasi yang lebih luas untuk menerapkan pemprosesan isyarat berprestasi tinggi dalam reka bentuk mereka."

Pemproses ARC VPX2 dan VPX3 DSP tersedia dalam konfigurasi satu atau dua teras untuk menangani pelbagai keperluan aplikasi. Setiap teras VPX mengandungi unit pelaksanaan skalar dan beberapa unit vektor yang menyokong pengiraan SIMD 8-bit, 16-bit dan 32-bit.

VPX DSP menyokong format titik terapung separuh, satu, dan dua ketepatan, dan sehingga tiga saluran paip titik terapung tersedia di setiap teras VPX. T

Menurut Synopsys, pecutan perkakasan unik untuk fungsi matematik khas yang digunakan dalam fungsi aljabar linear dan bukan linear memberikan hasil ketepatan tinggi.

DSP VPX termasuk peningkatan pada arsitektur set instruksi (ISA) dan lebar jalur muat / menyimpan untuk memberikan prestasi sehingga dua kali ganda dari persembahan yang ada untuk fungsi DSP biasa seperti transformasi Fourier cepat (FFT).

Di samping itu, ARC VPX2FS dan VPX3FS yang dipertingkatkan keselamatan menggabungkan ciri keselamatan perkakasan termasuk perlindungan kod pembetulan ralat (ECC) untuk ingatan dan antara muka, monitor keselamatan dan mekanisme langkah kunci yang membantu pereka mencapai tahap yang paling ketat iaitu ISO 26262 ASIL B, ASIL C dan Pematuhan keselamatan berfungsi ASIL D.

Seperti pemproses ARC Synopsys yang lain, pemproses VPX2 dan VPX3 disokong oleh Synopsys ARC MetaWare Development Toolkit, yang menyediakan model pengaturcaraan perisian panjang-agnostik vektor yang dioptimumkan khusus untuk seni bina perkakasan VPX.