Synopsys memperkenalkan solusi ARC DSP IP untuk SoC tertanam

Pembaruan: 21 September 2021

Synopsys memperkenalkan solusi ARC DSP IP untuk SoC tertanam

Synopsys memperkenalkan solusi ARC DSP IP untuk SoC tertanam

Synopsys memperluas portofolio IP Prosesor ARC DesignWare dengan prosesor 128-bit ARC VPX2 dan 256-bit ARC VPX3 DSP baru.

Ditujukan untuk mengatasi tuntutan daya, kinerja, dan area (PPA) yang lebih luas dari aplikasi yang disematkan dan berdasarkan arsitektur VLIW/SIMD yang sama dengan prosesor ARC VPX512 DSP 5-bit kinerja perusahaan yang lebih tinggi, penambahan ini mampu memberikan hingga dua -sepertiga daya dan area lebih rendah.

Keluarga ARC VPX DSP IP sekarang memberikan fleksibilitas yang lebih besar bagi desainer untuk mengoptimalkan desain mereka berdasarkan persyaratan daya, kinerja, dan area (PPA) dari beban kerja yang disematkan seperti fusi sensor IoT, pemrosesan radar dan LiDAR, kontrol mesin, pengenalan suara/ucapan, pemrosesan bahasa alami dan aplikasi AI edge lainnya.

“Perangkat yang mendukung AI semakin membutuhkan prosesor khusus yang dapat menangani berbagai beban kerja DSP dan pembelajaran mesin dengan tingkat efisiensi energi yang tinggi,” kata CL Chen, COO di Neuchips, startup solusi komputasi khusus domain AI di Taiwan. “Dengan memperluas keluarga prosesor ARC VPX untuk mendukung berbagai panjang vektor, Synopsys memungkinkan desainer menargetkan serangkaian aplikasi yang lebih luas untuk menerapkan pemrosesan sinyal berkinerja tinggi dalam desain mereka.”

Prosesor ARC VPX2 dan VPX3 DSP tersedia dalam konfigurasi single-core atau dual-core untuk memenuhi berbagai kebutuhan aplikasi. Setiap inti VPX berisi unit eksekusi skalar dan beberapa unit vektor yang mendukung komputasi SIMD 8-bit, 16-bit, dan 32-bit.

DSP VPX mendukung format titik mengambang setengah, tunggal, dan ganda, dan hingga tiga saluran pipa titik mengambang tersedia di setiap inti VPX. T

Menurut Synopsys, akselerasi perangkat keras unik untuk fungsi matematika khusus yang digunakan dalam fungsi aljabar linier dan non-linier memberikan hasil presisi tinggi.

DSP VPX mencakup peningkatan pada arsitektur set instruksi (ISA) dan bandwidth beban/simpan untuk memberikan hingga dua kali kinerja penawaran yang ada untuk fungsi DSP umum seperti transformasi Fourier cepat (FFT).

Selain itu, ARC VPX2FS dan VPX3FS yang ditingkatkan keamanannya mengintegrasikan fitur keamanan perangkat keras termasuk perlindungan kode koreksi kesalahan (ECC) untuk memori dan antarmuka, monitor keamanan, dan mekanisme penguncian yang membantu desainer mencapai tingkat paling ketat dari ISO 26262 ASIL B, ASIL C dan Kepatuhan keselamatan fungsional ASIL D.

Seperti prosesor Synopsys ARC lainnya, prosesor VPX2 dan VPX3 didukung oleh Synopsys ARC MetaWare Development Toolkit, yang menyediakan model pemrograman perangkat lunak agnostik panjang vektor yang secara khusus dioptimalkan untuk arsitektur perangkat keras VPX.