シノプシスが組み込みSoC向けのARCDSPIPソリューションを発表

更新日: 21 年 2021 月 XNUMX 日

シノプシスが組み込みSoC向けのARCDSPIPソリューションを発表

シノプシスが組み込みSoC向けのARCDSPIPソリューションを発表

シノプシスは、新しい128ビットARCVPX2および256ビットARCVPX3DSPプロセッサでDesignWareARCプロセッサIPポートフォリオを拡大しています。

組み込みアプリケーションの幅広い電力、パフォーマンス、およびエリア(PPA)の要求に対応することを目的とし、同社の高性能512ビットARC VPX5DSPプロセッサと同じVLIW / SIMDアーキテクチャに基づいて、これらの追加機能は最大XNUMXつを提供できます。 -XNUMX分のXNUMXの電力と面積。

ARC VPX DSP IPファミリーは、IoTセンサーフュージョン、レーダーとLiDAR処理、エンジン制御、音声/音声認識などの組み込みワークロードの電力、パフォーマンス、エリア(PPA)要件に基づいて、設計者が設計を最適化するための柔軟性を高めます。自然言語処理およびその他のエッジAIアプリケーション。

「AI対応デバイスは、高度なエネルギー効率でさまざまなDSPおよび機械学習ワークロードを処理できる特殊なプロセッサの必要性が高まっています」と台湾のAIドメイン固有のコンピューティングソリューションスタートアップであるNeuchipsのCOOであるCLChenは述べています。 「ARCVPXプロセッサフ​​ァミリを拡張してさまざまなベクトル長をサポートすることにより、シノプシスは、より幅広いアプリケーションのセットを対象とする設計者が、設計に高性能信号処理を実装できるようにします。」

ARCVPX2およびVPX3DSPプロセッサは、幅広いアプリケーション要件に対応するために、シングルコアまたはデュアルコア構成で利用できます。 各VPXコアには、8ビット、16ビット、および32ビットのSIMD計算をサポートするスカラー実行ユニットと複数のベクトルユニットが含まれています。

VPX DSPは、半精度、単精度、および倍精度の浮動小数点形式をサポートし、各VPXコアで最大XNUMXつの浮動小数点パイプラインを使用できます。 NS

シノプシスによると、線形および非線形代数関数で使用される特別な数学関数の独自のハードウェアアクセラレーションは、高精度の結果を提供します。

VPX DSPには、命令セットアーキテクチャ(ISA)とロード/ストア帯域幅の拡張機能が含まれており、高速フーリエ変換(FFT)などの一般的なDSP機能の既存の製品の最大XNUMX倍のパフォーマンスを提供します。

さらに、安全性が強化されたARC VPX2FSおよびVPX3FSは、メモリとインターフェイスのエラー訂正コード(ECC)保護、安全性モニター、ロックステップメカニズムなどのハードウェア安全機能を統合し、設計者が最も厳しいレベルのISO 26262 ASIL B、ASIL C、およびASILD機能安全コンプライアンス。

他のSynopsysARCプロセッサと同様に、VPX2およびVPX3プロセッサは、VPXハードウェアアーキテクチャ用に特別に最適化されたベクトル長に依存しないソフトウェアプログラミングモデルを提供するSynopsys ARC MetaWare DevelopmentToolkitによってサポートされます。