IP SerDes 112G-LR di terza generazione

Aggiornamento: 25 maggio 2021

IP SerDes 112G-LR di terza generazione

IP SerDes 112G-LR di terza generazione

Cadence Design Systems ha svelato il suo IP SerDes a lunga portata 112G di terza generazione (112G-LR) sul processo N5 di TSMC, mirando ad ASIC iperscalabili, acceleratori AI / ML e sistemi di commutazione su chip (SoC).

La nuova architettura offre un risparmio energetico del 25%, una riduzione dell'area del 40% e margini di progettazione migliori rispetto all'architettura di seconda generazione e mira a soddisfare le crescenti esigenze di prestazioni ed efficienza energetica più elevate nei moderni data center cloud di prossima generazione.

Cadence ha abilitato diverse varianti di PAM4 SerDes che supporta gli standard di interconnessione XSR, VSR, MR e LR e attraverso una combinazione di progetti vincenti e collaborazioni con i principali clienti di hyperscale e data center, è stato in grado di incorporare miglioramenti specifici nel prodotto di terza generazione e attualmente dispone internamente di chip di test N5 che sono in fase di caratterizzazione.

Cadence ha lavorato a stretto contatto con i clienti early adopter per l'implementazione del nuovo 112G-LR SerDes IP nel loro sviluppo SoC a 5 nm ed è ora pronta a impegnarsi più ampiamente con i clienti per abilitare i progetti di prossima generazione.

Con l'architettura migliorata, Cadence è ora in grado di offrire DSP potenziato con più tap DFE (floating decision feedback equalization) per consentire prestazioni più robuste. Il supporto della velocità dati gapless 1-112G offre una flessibilità di I / O molto migliorata per la connettività chip-to-chip per SoC acceleratori AI / ML. Inoltre, un miglioramento di 10 volte nell'immunità al rumore di alimentazione facilita notevolmente il design della rete di distribuzione dell'alimentazione (PDN) SoC.

Commentando Sanjive Agarwala, vicepresidente aziendale e direttore generale del gruppo IP presso Cadence, ha dichiarato: "Le nostre strette collaborazioni con i principali clienti di iperscalabilità e data center ci hanno fornito informazioni dettagliate sui rigorosi requisiti del settore, risultando in un nuovo design con un'architettura migliorata che offre miglioramenti su tutti i parametri chiave per SerDes 112G e switch di rete.

“La nostra soluzione SerDes 112G-LR sul processo N5 di TSMC consolida ulteriormente la nostra posizione di leadership con offerte IP di connettività ad alte prestazioni per data center iperscalabili e i clienti possono anche godere dei vantaggi associati al processo N5 di TSMC la tecnologia. "