IP SerDes 112G-LR de troisième génération

Mise à jour : 25 mai 2021

IP SerDes 112G-LR de troisième génération

IP SerDes 112G-LR de troisième génération

Cadence Design Systems a dévoilé son IP SerDes IP de troisième génération 112G longue portée (112G-LR) sur le processus N5 de TSMC, ciblant les ASIC hyperscale, les accélérateurs AI / ML et les systèmes de commutation sur puce (SoC).

La nouvelle architecture offre 25% d'économies d'énergie, 40% de réduction de la surface et de meilleures marges de conception par rapport à l'architecture de deuxième génération, et cherche à répondre aux besoins croissants de performances et d'efficacité énergétique accrues dans les centres de données cloud modernes de nouvelle génération.

Cadence a permis différentes variantes de PAM4 SerDes prenant en charge les normes d'interconnexion XSR, VSR, MR et LR et grâce à une combinaison de gains de conception et de collaborations avec les principaux clients hyperscale et de centre de données, a été en mesure d'incorporer des améliorations spécifiques dans le produit de troisième génération et actuellement possède en interne des puces de test N5 qui sont en cours de caractérisation.

Cadence a travaillé en étroite collaboration avec les premiers utilisateurs sur le déploiement du nouveau 112G-LR SerDes IP dans leur développement de SoC 5 nm et est maintenant prêt à s'engager plus largement avec les clients pour permettre des conceptions de nouvelle génération.

Grâce à l'architecture améliorée, Cadence est désormais en mesure d'offrir un DSP amélioré avec plusieurs prises d'égalisation à rétroaction de décision flottante (DFE) pour permettre des performances plus robustes. La prise en charge du débit de données sans intervalle 1-112G offre une flexibilité d'E / S nettement améliorée pour la connectivité puce à puce pour les SoC accélérateurs AI / ML. De plus, une amélioration de 10X de l'immunité au bruit d'alimentation facilite grandement la conception du réseau d'alimentation SoC (PDN).

Commentant Sanjive Agarwala, vice-président d'entreprise et directeur général du groupe IP chez Cadence, a déclaré: «Nos collaborations étroites avec les principaux clients de l'hyperscale et des centres de données nous ont donné un aperçu des exigences strictes de l'industrie, résultant en une nouvelle conception avec une architecture améliorée qui offre améliorations sur tous les paramètres clés pour 112G SerDes et commutateurs réseau.

« Notre solution SerDes 112G-LR sur le processus N5 de TSMC renforce encore notre position de leader avec des offres IP de connectivité hautes performances pour les centres de données hyperscale, et les clients peuvent également profiter des avantages associés au processus TSMC N5. sans souci. »