يحدد MIPS نماذج مرجعية Imperas للتحقق من معالج RISC-V

التحديث: 30 نوفمبر 2021

يحدد MIPS نماذج مرجعية Imperas للتحقق من معالج RISC-V

يحدد MIPS نماذج مرجعية Imperas للتحقق من معالج RISC-V

أعلنت Imperas Software ، الشركة الرائدة في حلول محاكاة RISC-V ، مع MIPS عن استمرار وتوسيع علاقتها طويلة الأمد مع دعم المحاكاة والتحقق لـ RISC-V.

منذ عام 2010 MIPs، المعالج التكنلوجيا الشركة التي تركز على تسويق بنيات المعالجات القائمة على RISC ونواة IP، دخلت في شراكة مع Imperas لتقنية المحاكاة الخاصة والنماذج المرجعية لكل من الهندسة الداخلية وحلول ISS للعملاء. مع انتقال فريق التصميم والتحقق إلى RISC-V open ISA (بنية مجموعة التعليمات)، تشكل النماذج المرجعية Imperas لـ RISC-V المرجع لمهام التحقق الوظيفي للمعالج.

يمكن استخدام أحدث منهجية "خطوة ومقارنة" للتحقق من RISC-V للتحقق من تنفيذ معالج RTL مقابل النموذج المرجعي الذهبي Imperas المغلف في بيئة SystemVerilog. يغطي هذا الأحداث غير المتزامنة ويوفر انتقالًا سلسًا وموفرًا للوقت لتحليل تصحيح الأخطاء عند العثور على مشكلة.

نظرًا لأن الدور الرئيسي للمعالج المركزي هو تنفيذ البرنامج ، يلعب البرنامج دورًا رئيسيًا في دورة التصميم الكاملة من مفهوم المشروع الأولي إلى التحقق الوظيفي المفصل ، وفي حالة IP المعالج ، بعد ذلك إلى التصميم النهائي لشركة نفط الجنوب والنهاية تطوير التطبيق.

يختار مطورو SoC عنوان IP للمعالج استنادًا إلى العديد من العوامل ، ومع ذلك ، فإن أحد الإنجازات الرئيسية التي تدعم سهولة الاستخدام هو ISS عالي الجودة لدعم تطوير البرامج.

منذ عام 2010 ، تضمنت مخرجات IP الأساسية MIPS محطة ISS القائمة على Imperas ، ونتيجة لذلك ساعدت تقنية Imperas في دعم العديد من المشاريع في تطبيقات مثل الاتصالات اللاسلكية عالية الأداء والشبكات وتطبيقات السيارات والذكاء الاصطناعي ، مع كبار العملاء بما في ذلك MediaTek و Intel Mobileye.

قال دون سميث ، مدير الهندسة في MIPS، Inc. "نظرًا لانتقال فرق التصميم والتحقق من MIPS إلى RISC-V ، نرى الكثير من الفوائد من اعتماد مواصفات ISA المفتوحة". التركيز على الجودة والتحقق من مخرجات IP الخاصة بالمعالج. Imperas هم الرائدون في محاكاة RISC-V والتحقق ، ومع أكثر من عقد من التعاون ، فهم الشريك الواضح لـ DV لـ MIPS وعروض RISC-V الجديدة. "

قال إيتاي ياروم ، نائب رئيس المبيعات والتسويق في MIPS، Inc.: "يحتل RISC-V الصدارة في نهضة تصميم الأجهزة في المعالجات المحسّنة ، ولكن ، ISA لا توفر سوى مظروف الاحتمالات. يتطلب فن وعلم تحسين المعالج استكشافًا كاملاً للميزات والتحقق منها ، والتي تدعمها تقنية محاكاة النموذج المرجعي والتحقق من Imperas ".

"تتمتع تقنية محاكاة Imperas بسمتين فريدتين ، فهي تصمم المعالجات بالدقة والتحكم والرؤية المطلوبة ل DV الوظيفي وثانيًا ، يمكن دمجها في جميع بيئات التحقق من EDA الرئيسية." قال سيمون دافيدمان ، الرئيس التنفيذي لشركة Imperas Software. "يدعم دمج النماذج المرجعية RISC-V الخاصة بنا في منضدة اختبار SystemVerilog UVM أحدث التقنيات للأحداث غير المتزامنة باستخدام" الخطوة والمقارنة "، ويوفر بيئة واحدة لحل المشكلات بكفاءة."