MIPS בוחרת בדגמי עזר של Imperas לאימות מעבד RISC-V

עדכון: 30 בנובמבר 2021

MIPS בוחרת בדגמי עזר של Imperas לאימות מעבד RISC-V

MIPS בוחרת בדגמי עזר של Imperas לאימות מעבד RISC-V

Imperas Software, מובילה בפתרונות הדמיית RISC-V, הודיעה יחד עם MIPS על המשך והרחבה של מערכת היחסים ארוכת השנים שלה עם תמיכת סימולציה ואימות עבור RISC-V.

מאז 2010 MIPs, המעבד טֶכנוֹלוֹגִיָה חברה המתמקדת במסחור של ארכיטקטורות מעבדים מבוססות RISC וליבות IP, שיתפה פעולה עם Imperas לטכנולוגיית סימולציה קניינית ומודלי ייחוס הן להנדסה פנימית והן לפתרונות ISS ללקוחות. כאשר צוות התכנון והאימות עובר ל-RISC-V הפתוחה (ארכיטקטורת ערכת הוראות), דגמי ההתייחסות של Imperas עבור RISC-V מהווים את ההפניה למשימות האימות הפונקציונלי של המעבד.

ניתן להשתמש במתודולוגיית האימות העדכנית ביותר של 'שלב והשוואה' לאימות יישום מעבד RTL מול מודל הייחוס הזהב של Imperas המובלע בתוך סביבת SystemVerilog. זה מכסה אירועים אסינכרוניים ומציע מעבר חלק וחוסך זמן לניתוח ניפוי באגים כאשר מתגלה בעיה.

מכיוון שהתפקיד העיקרי של מעבד מרכזי הוא ביצוע תוכנה, התוכנה משחקת תפקיד מרכזי במחזור התכנון המלא מרעיון הפרויקט הראשוני ועד לאימות הפונקציונלית המפורטת, ובמקרה של מעבד IP, מעבר לעיצוב ה-SoC הסופי ולסיומו. פיתוח אפליקציות.

מפתחי SoC בוחרים את ה-IP של המעבד על סמך גורמים רבים, עם זאת, אחת התוצרים המרכזיים שתומכים בנוחות השימוש היא ISS איכותית לתמיכה בפיתוח תוכנה.

מאז 2010, תוצרי הליבה IP של MIPS כללו את ה-ISS מבוסס Imperas, וכתוצאה מכך טכנולוגיית Imperas עזרה לתמוך בפרויקטים רבים ביישומים כגון תקשורת אלחוטית בעלת ביצועים גבוהים, רשתות, יישומי רכב ו-AI, עם לקוחות גדולים כולל MediaTek ואינטל. Mobileye.

"כאשר צוותי התכנון והאימות של MIPS עוברים ל-RISC-V, אנו רואים יתרונות רבים מאימוץ מפרט ה-ISA הפתוח", אמר דון סמית', מנהל הנדסה ב-MIPS, Inc. "כחברת IP, יש לנו ערך משמעותי להתמקד באיכות ובאימות של תוצרי ה-IP של המעבד שלנו. Imperas הם המובילים בסימולציה ואימות RISC-V, ועם יותר מעשור של שיתוף פעולה, הם שותפי ה-DV המובהקים עבור MIPS והצעות ה-RISC-V החדשות שלה."

"RISC-V נמצאת בחזית הרנסאנס של עיצוב החומרה במעבדים מותאמים", אמר איתי ירום, סמנכ"ל מכירות ושיווק ב-MIPS, Inc. "אבל, ISA מספק רק את מעטפת האפשרויות. האומנות והמדע של אופטימיזציה של מעבדים דורשים חקר ואימות מלא של תכונות, הנתמכות על ידי טכנולוגיית סימולציה ואימות מודל הייחוס של Imperas."

"לטכנולוגיית ההדמיה של Imperas יש שתי תכונות ייחודיות, היא מייצרת מעבדים עם הדיוק, הבקרה והנראות הנדרשים ל-DV פונקציונלי, ושנית, ניתן לשלב אותה בכל סביבות האימות העיקריות של EDA." אמר סיימון דוידמן, מנכ"ל אימפרס תוכנה. "שילוב דגמי ההתייחסות של RISC-V שלנו לספסל בדיקה של SystemVerilog UVM תומך בטכניקות העדכניות ביותר לאירועים אסינכרוניים עם 'שלב והשוואה', ומספק סביבה אחת לפתרון בעיות ביעילות."