Andes, SIMD/DSP 확장용 Imperas RISC-V 참조 모델 인증

업데이트: 13년 2021월 XNUMX일

Andes, SIMD/DSP 확장용 Imperas RISC-V 참조 모델 인증

Andes, SIMD/DSP 확장용 Imperas RISC-V 참조 모델 인증

Imperas Software는 안데스 산맥을 발표했습니다. Technology32/64비트 RISC-V CPU 코어 공급업체이자 RISC-V 국제 협회 회원인 는 새로운 RISC-V P 확장 기능을 갖춘 전체 Andes IP 코어 제품군에 대해 Imperas 참조 모델을 인증했습니다.

결과적으로 개발자는 이제 Imperas 참조 모델을 사용하여 SoC 아키텍처 탐색을 위한 멀티코어 설계 구성 옵션을 평가할 수 있습니다.

개방형 표준 RISC-V ISA(명령어 집합 아키텍처)는 대상 응용 프로그램에 대한 프로세서를 최적화하기 위해 전용 및 향상된 기능을 제공하는 여러 독립 확장을 기반으로 하는 모듈식 구조를 가지고 있습니다. 사양 설명에서 'P'로 지정된 SIMD/DSP 확장은 효율적인 데이터 처리 응용 프로그램 및 실시간 요구 사항을 지원합니다.

RISC-V International P Extension Task Group은 2년 H2021 내에 완료될 것으로 예상되는 공식 비준 프로세스에 사양을 제출하는 마지막 단계에 있습니다.

Imperas 시뮬레이션 기술은 최신 SoC 설계 및 임베디드 소프트웨어 개발에 필수적인 빠르고 정확한 가상 플랫폼을 가능하게 합니다. 주요 고객과 협력하여 Andes 코어의 Imperas 모델은 이미 상용 프로젝트에 사용되었으며 현재 실리콘으로 구현되고 있습니다.

멀티코어 설계를 최적화하는 것은 서로 상호 작용하는 여러 개의 독립적인 처리 장치와 공유 주변 장치와 함께 펌웨어 및 응용 프로그램 소프트웨어를 실행하는 OS/RTOS의 혼합을 지원하는 실시간 처리 작업으로 인해 어려운 일입니다.

SoC 아키텍처 탐색을 통해 하드웨어 옵션의 최종 결정 및 구성 전에 실행 중인 소프트웨어를 완전히 평가할 수 있습니다. 이러한 가상 프로토타입은 초기 소프트웨어 개발을 지원하며, 종종 실리콘 프로토타입이 출시되기 몇 개월 전에 지원됩니다. 최종 소프트웨어 테스트의 경우 가상 플랫폼을 사용하면 실제 하드웨어에서 사용할 수 없는 액세스 및 가시성으로 또는 추가 테스트 코드로 테스트 중인 소프트웨어를 손상시키지 않고 실제 바이너리 코드를 확인할 수 있습니다.

“RISC-V는 ISA 사양 그 이상이며 유연성의 프레임워크입니다. 진정한 가치는 프로세서 코어 구현에 사용할 수 있는 확장 및 옵션에 있습니다.”라고 Andes Technology의 사장 겸 CTO인 Dr. Charlie Su가 말했습니다.. “안데스 코어 내의 RISC-V P 확장은 오디오/음성, IoT, tinyML 및 에지 장치의 새로운 시장을 위한 SIMD/DSP 계산의 주요 실시간 요구 사항을 해결합니다. Andes 인증 Imperas 참조 모델과 함께 SoC 개발자는 차세대 도메인별 솔루션을 탐색할 수 있습니다.”