Andes chứng nhận Mô hình tham chiếu RISC-V của Imperas cho phần mở rộng SIMD / DSP

Cập nhật: 13/2021/XNUMX

Andes chứng nhận Mô hình tham chiếu RISC-V của Imperas cho phần mở rộng SIMD / DSP

Andes chứng nhận Mô hình tham chiếu RISC-V của Imperas cho phần mở rộng SIMD / DSP

Imperas Software đã thông báo rằng Andes Công nghệ, nhà cung cấp lõi CPU RISC-V 32/64-bit và là thành viên của Hiệp hội Quốc tế RISC-V, đã chứng nhận các mô hình tham chiếu Imperas cho toàn bộ phạm vi lõi IP của Andes với phần mở rộng RISC-V P mới.

Do đó, các nhà phát triển bây giờ sẽ có thể sử dụng các mô hình tham chiếu Imperas để đánh giá các tùy chọn cấu hình thiết kế đa lõi cho việc khám phá kiến ​​trúc SoC.

Tiêu chuẩn mở RISC-V ISA (Kiến trúc bộ hướng dẫn) có cấu trúc mô-đun dựa trên nhiều phần mở rộng độc lập cung cấp chức năng chuyên dụng và nâng cao để tối ưu hóa bộ xử lý cho ứng dụng đích. Phần mở rộng SIMD / DSP, được chỉ định là 'P' trong mô tả thông số kỹ thuật, hỗ trợ các ứng dụng xử lý dữ liệu hiệu quả và các yêu cầu thời gian thực.

Nhóm công tác mở rộng P quốc tế RISC-V đang trong giai đoạn cuối cùng của việc trình thông số kỹ thuật cho quy trình phê chuẩn chính thức, dự kiến ​​sẽ hoàn thành trong vòng H2 2021.

Công nghệ mô phỏng Imperas cho phép các nền tảng ảo nhanh chóng và chính xác, rất cần thiết cho thiết kế SoC hiện đại và phát triển phần mềm nhúng. Làm việc với khách hàng chính, các mô hình Imperas của lõi Andes đã được sử dụng cho các dự án thương mại, hiện được thực hiện bằng silicon.

Việc tối ưu hóa thiết kế đa lõi là một thách thức với nhiều đơn vị xử lý độc lập tương tác với nhau cộng với các thiết bị ngoại vi được chia sẻ cùng với các tác vụ xử lý thời gian thực hỗ trợ kết hợp phần mềm điều hành OS / RTOS và phần mềm ứng dụng.

Khám phá kiến ​​trúc SoC cho phép đánh giá đầy đủ phần mềm đang chạy trước khi đưa ra quyết định cuối cùng và cấu hình các tùy chọn phần cứng. Các nguyên mẫu ảo này hỗ trợ phát triển phần mềm ban đầu, thường là nhiều tháng trước khi các nguyên mẫu silicon có sẵn. Để kiểm tra phần mềm cuối cùng, một nền tảng ảo cho phép mã nhị phân thực tế được xác minh với quyền truy cập và khả năng hiển thị không có trong phần cứng thực hoặc không ảnh hưởng đến phần mềm đang được kiểm tra với mã kiểm tra bổ sung.

“RISC-V không chỉ là một đặc tả ISA, nó là một khuôn khổ của sự linh hoạt; giá trị thực nằm trong các phần mở rộng và tùy chọn có sẵn để triển khai lõi bộ xử lý, ”Tiến sĩ Charlie Su, Chủ tịch kiêm Giám đốc công nghệ tại Andes Technology cho biết. “Phần mở rộng RISC-V P trong lõi Andes giải quyết các yêu cầu thời gian thực quan trọng trong tính toán SIMD / DSP cho các thị trường mới trong âm thanh / giọng nói, IoT, tinyML và các thiết bị cạnh. Cùng với các mô hình tham chiếu Imperas được chứng nhận của Andes, các nhà phát triển SoC có thể khám phá các giải pháp dành riêng cho miền thế hệ tiếp theo ”.